LabVIEW编程环境、NI软件、图像处理软件、相机驱动
Windows系统下(Linux和MAC系统下请自行了解清楚)NI的各种软件、模块、工具包、驱动程序,使用NI许可证管理器来激活的,绝大部分的都可以使用NI Lincense Activator来激活:NI序列号Serial Number生成激活工具NI License Activator,LabVIEW/VBAI/VDM/VAS等软件模块工具包破解工具不限版本http://pcmv.cn/thread-490-1-1.html
视觉论坛的各种NI资源,除了视觉相关的模块有使用外,大部分的都不会使用,仅提供资源不提供技术支持。资源的下载地址一般会同时提供NI官方和百度网盘的地址。某些工具包NI地址失效或没有NI地址,只能使用百度网盘地址;如果百度网盘地址失效过期,可联系论坛客服更新。NI的服务器在美国,有时候速度很慢或下载容易出错,这样会造成安装时各种错误而无法安装。建议在下载完成后,对下载资源做校验和(NI一般会提供MD5或SHA256等)验证,与官方或视觉论坛提供的校验和对比,一致就可以安装;如不一致,则需要重新下载。视觉论坛早期下载上传的资源,基本上都是正常下载的资源;2019后下载的资源,都与NI的正确校验和对比过,保证是正确的资源才上传到百度网盘。校验和工具下载地址:文件Hash计算器FHash,文件校验和验证下载文件正确性验证,MD5值计算、SHA1值计算、SHA256值计算、CRC32值计算http://pcmv.cn/thread-26524-1-1.html
LabVIEW NXG 3.1.0 FPGA Module 6.4.0 Win64多国语言 LabVIEW NXG 3.1.0 FPGA模块6.4.0
LabVIEW NXG FPGA模块
LabVIEW NXG FPGA模块使工程师和科学家能够利用用户可编程FPGA为NI硬件开发、调试和部署自定义FPGA代码。
LabVIEW NXG FPGA模块是用于FPGA的下一代LabVIEW开发软件。该模块提供了集成的开发环境、简单的硬件和资源结构,以及优化的仿真和调试功能,可帮助您更轻松地对FPGA进行编程。您可以创建FPGA VI来定义数字信号处理、闭环控制、数字协议通信和故障检测等任务所需的自定义硬件。您还可以使用LabVIEW NXG FPGA模块集成现有的硬件描述语言(HDL)代码以及第三方IP。
NXG FPGA3.1
LabVIEW NXG 3.1.0 FPGA Module 6.4.0 Win64多国语言 LabVIEW NXG 3.1.0 FPGA模块6.4.0
http://pcmv.cn/thread-26466-1-1.html?fromuid=9
(出处: 视觉论坛VISIONBBS|视觉之家VISIONHOME)
LabVIEW NXG 3.1 FPGA模块自述文件
LabVIEW NXG 3.1
至少35 GB磁盘空间
8 GB RAM
Windows 10(1809版)/8.1 Update 11/7 SP12(64位)
Windows Server 2012 R2 Update1
Windows Server 2008 R2 SP12
PXIe-7971R/7972R/7975R/7976R
NI-2940R/2942R/2943R/2950R/2952R/2953R(40及120 MHz带宽型号)
NI-2944R/2954R(160 MHz带宽)
NI-6583/6585B/5761/5783/573X/6581B/6584/6589/5751B
NI-5771/5772/5782/5791/5792/5793
AT-1212
ID | 已修正的问题 |
723167 | Changing the generic value for an EIP Node with the Main Simulation Entity source file missing causes a crash |
722638 | Duplicated terminals in a GCDL document cause compilation errors |
714038 | A crash can occur after you click "Parse and Verify" on an EIP document when HDL source files are read-only |
685794 | The LabVIEW NXG FPGA Host Interface does not support reading or writing controls or indicators with Chinese characters |
728909 | After you start building a bitfile, a crash can occur when you change the FPGA target model in SystemDesigner |
产品 | 信息代码 |
LabVIEW | lifecycle |
LabWindows/CVI | cvi_lifecycle |
Measurement Studio | mstudiolifecycle |
TestStand | tslcp |
DIAdem | ddlcp |
SignalExpress | selcp |
VeriStand | nivslifecycle |
法律声明位于<National Instruments>_Legal Information和<National Instruments>目录下。
EULA位于<National Instruments>SharedMDFLegallicense目录下。
如需使NI产品生成的安装程序中包含法律相关信息,请查阅<National Instruments>_Legal Information.txt。